电子发烧友网

电脑版
提示:原网页已由神马搜索转码, 内容由www.elecfans.com提供.
会员中心
创作中心
发布

2.5D/3D封装技术升级,拉高AI芯片性能天花板

Arm社区来源:电子发烧友作者:李弯弯2024-07-11 01:123761次阅读

电子发烧友网报道(文/李弯弯)一直以来,提升芯片性能主要依靠先进制程的突破。但现在,人工智能对算力的需求,将芯片封装技术的重要性提升至前所未有的高度。为了提升AI芯片的集成度和性能,高级封装技术如2.5D/3D封装和Chiplet等得到了广泛应用。

根据研究机构的调研,到2028年,2.5D及3D封装将成为仅次于晶圆级封装的第二大先进封装形式。这一技术不仅能够提高芯片的性能和集成度,还能有效降低功耗,为AI和高性能计算等领域提供强有力的支持。

2.5D/3D封装的技术优势

什么是2.5D和3D封装?2.5D封装是一种先进的异构芯片封装技术,它结合了2D(平面)和3D(立体)封装的特点,实现了多个芯片的高密度线路连接并集成为一个封装。

2.5D封装技术的关键在于中介层,它充当了多个芯片之间的桥梁,提供了高速通信接口。中介层可以是硅转接板(Si Interposer)、玻璃转接板或其他类型的材质。在硅转接板上,穿越中介层的过孔被称为TSV(Through Silicon Via,硅通孔),而在玻璃转接板上则称为TGV。

芯片不是直接安装在电路板上,而是先安装在中介层上。这些芯片通常使用MicroBump技术或其他先进的连接技术连接到中介层。中介层的表面使用重新分布层(RDL)进行布线互连,以实现芯片之间的电气连接。

优势方面,2.5D封装允许在有限的空间内集成更多的引脚,提高了芯片的集成度和性能;芯片之间的直接连接减少了信号传输的路径长度,降低了信号延迟和功耗;由于芯片之间的紧密连接和中介层的优化设计,2.5D封装通常具有更好的散热性能;2.5D封装支持高速数据传输,满足对高性能计算和网络设备的需求。

英特尔的EMIB(Embedded Multi-die Interconnect Bridge)就是一种2.5D先进封装技术,它允许将多个芯片(或称为“芯粒”)通过中介层(Interposer)实现高密度线路连接,并集成为一个封装。这种技术特别适用于异构芯片集成,即将不同制程、不同功能、来自不同厂商的芯片集成在一起,形成一个功能强大的系统级芯片(SoC)。

台积电的CoWoS(Chip-on-Wafer-on-Substrate)也是一种典型的2.5D封装技术,它结合了芯片堆叠(CoW, Chip on Wafer)和晶圆级封装(WoS, Wafer on Substrate)的特点,实现了多个不同功能芯片的高密度集成。

CoWoS技术通过将多个有源硅芯片(如逻辑芯片和HBM堆栈)集成在无源硅中介层上,并利用中介层上的高密度布线实现芯片间的互连。这种技术能够将CPUGPUDRAM等各式芯片以并排方式堆叠,并通过硅通孔(TSV, Through Silicon Via)技术实现垂直电气连接。最终,整个结构再被安装到一个更大的封装基板上,形成一个完整的封装体。

根据中介层的不同CoWoS技术可以分为CoWoS_S(使用Si衬底作为中介层)、CoWoS_R(使用RDL作为中介层)和CoWoS_L(使用小芯片和RDL作为中介层)三种类型。

三星发布的I-Cube系列技术也是2.5D封装的重要代表。I-Cube通过并行水平芯片放置的方式,将多个芯片(包括逻辑芯片和存储器芯片)集成在一个硅中介层上,并通过硅通孔(TSV)和后道工序(BEOL)技术实现芯片间的电气连接,这种技术不仅提高了芯片密度,还显著增强了系统的整体性能。

例如,三星I-Cube2可以集成一个逻辑裸片和两个HBM裸片,而最新的I-Cube4则包含四个HBM和一个逻辑芯片。这种技术不仅提高了芯片密度,还显著增强了系统的整体性能。

3D封装技术又称为三维集成电路封装技术,是一种先进的半导体封装方法,它允许多个芯片在垂直方向上堆叠在一起,以提供更高的性能、更小的封装尺寸和更低的能耗。

3D封装技术的核心在于将多个芯片在垂直方向上堆叠,而不是传统的2D封装中芯片平面排列的方式。这种堆叠方式有助于减小封装面积,提高电子元件之间的连接性能,并缩短信号传输距离。

由于芯片之间的垂直堆叠,3D封装技术能够减少信号传输的延迟,提高数据传输的带宽,从而显著提升系统的整体性能。

在单位体积内,3D封装可以集成更多的芯片和功能,实现大容量和高密度的封装。较短的信号传输距离和优化的供电及散热设计使得3D封装技术能够降低系统的功耗。3D封装技术可以集成不同工艺、不同功能的芯片,实现多功能、高效能的封装。

台积电的SoIC(System on Integrated Chips)就是一种创新的3D封装解决方案,通过芯片堆叠技术提升系统的集成度、性能和功耗效率。台积电自2022年开始小规模量产SoIC封装。

什么AI芯片采用了先进封装技术

AI及高性能运算芯片厂商目前主要采用的封装形式之一是台积电CoWos。台积电预计,AI加速发展带动先进封装CoWos需求快速增长。据称,英伟达AMD两家公司包下了台积电今明两年CoWoS与SoIC 先进封装产能。

英伟达的多款GPU产品采用了台积电CoWoS封装技术,如H100和A100等AI芯片。这些芯片通过CoWoS封装实现了高性能和高带宽,满足了复杂计算任务的需求。具体来看,英伟达主力产品H100主要采用台积电4nm制程,并采用CoWoS先进封装,与SK海力士的高带宽内存(HBM)以2.5D封装形式提供给客户。

AMD的MI300系列GPU采用了CoWoS封装技术,MI300芯片结合了SoIC及CoWoS等两种先进封装结构,以支持其高性能计算和AI应用。具体来看,MI300系列采用台积电5nm和6nm制程生产,同时先采用台积电的SoIC将CPU、GPU芯片做垂直堆叠整合,再与HBM做CoWoS先进封装。

英特尔EMIB 2.5D先进封装技术也已经应用于其多款产品中,包括第四代英特尔®至强®处理器、至强6处理器以及英特尔Stratix®10 FPGA等。这些产品通过EMIB技术实现了高性能、低功耗和高度集成的特性,在数据中心云计算、人工智能等领域得到了广泛应用。

此外,不久前,多家EDA与IP领域的英特尔代工生态系统合作伙伴宣布为英特尔EMIB技术推出参考流程,简化设计客户利用EMIB 2.5D先进封装的过程,包括Cadence楷登电子、西门子和Synopsys新思科技

除了台积电、英特尔、三星等厂商之外,中国大陆封测企业也在高性能先进封装领域积极布局。长电科技此前表示,其推出的XDFOI Chiplet 高密度多维异构集成系列工艺已按计划进入稳定量产阶段。该技术是一种面向Chiplet的极高密度、多扇出型封装高密度异构集成解决方案,利用协同设计理念实现芯片成品集成与测试一体化,涵盖2D、2.5D、3D集成技术。

该公司此前介绍,Chiplet封装将会是先进封装技术的重要发展方向,可以把不同类型的芯片和器件集成在一起,以实现更高性能、更低功耗和更好的可靠性。在Chiplet基础上,长电科技推出的XDFOI封装方案,已在高性能计算、人工智能、5G汽车电子等领域应用。

写在最后

近年来,随着AI技术的快速发展和应用需求的不断增加,AI芯片先进封装技术取得了显著进展。国内外厂商纷纷加大研发投入,推出了一系列具有创新性的封装解决方案。如,台积电的CoWoS与SoIC 技术,英特尔的EMIB技术,长电科技的XDFOI封装技术等。

随着AI技术的不断发展和应用需求的持续增长,AI芯片先进封装技术将面临广阔的市场前景。可以预见,未来AI芯片先进封装技术将会继续向更高集成度、更低功耗和更低成本的方向发展。同时,随着新技术的不断涌现,该技术也将会不断有新的突破和创新。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 3D封装
  • AI芯片
  • 先进封装
  • 2.5D封装
0人收藏

    评论

    发布评论请先 登录

    相关推荐

    探秘2.5D3D封装技术:未来电子系统的新篇章

    2.5D封装技术可以看作是一种过渡技术,它相对于传统的2D封装
    07-30 10:54 59次阅读

    深视智能3D相机2.5D模式高度差测量SOP流程

    深视智能3D相机2.5D模式高度差测量SOP流程
    07-27 08:41 30次阅读

    SK海力士与Amkor共同推动HBM与2.5D封装技术的融合应用

    7月17日,韩国财经媒体Money Today披露,半导体巨头SK海力士正就硅中介层(Si Interposer)技术合作事宜,与业界领先的半导体封装与测试外包服务(OSAT)企业Amkor进行深入探讨。此次合作旨在共同推动高性能
    07-17 16:59 363次阅读

    AI应用致复杂SoC需求暴涨,2.5D/Chiplet等先进封装技术的机遇和挑战

    电子发烧友网报道(文/吴子鹏)先进封装包括倒装焊、2.5D封装3D封装、晶圆级封装、Chipl
    07-16 01:20 2338次阅读

    2.5D3D封装技术:未来电子系统的新篇章

    2.5D封装技术可以看作是一种过渡技术,它相对于传统的2D封装
    04-18 13:35 390次阅读

    云天半导体突破2.5D高密度玻璃中介层技术

    随着人工智能的兴起,2.5D中介层转接作为先进封装集成的关键技术,近年来得到迅猛发展。
    03-06 09:44 626次阅读

    台积电积极扩大2.5D封装产能以满足英伟达AI芯片需求

    自去年以来,随着英伟达AI芯片需求的迅猛增长,作为其制造及封装合作伙伴的台积电(TSMC)在先进封装技术方面面临了前所未有的产能压力。为了应
    02-06 16:47 4606次阅读

    探秘2.5D3D封装技术:未来电子系统的新篇章!

    随着集成电路技术的飞速发展,封装技术作为连接芯片与外部世界的重要桥梁,也在不断地创新与演进。2.5D封装
    02-01 10:16 2729次阅读

    2.5D3D封装的差异和应用

    2.5D3D半导体封装技术对于电子设备性能至关重要。这两种解决方案都不同程度地增强了性能
    01-07 09:42 970次阅读

    3D封装才是成本最低的选择?

    2.5D3D封装最初被构想出来时,普遍的共识是只有最大的半导体公司才能负担得起,但开发成本很快就得到了控制。在某些情况下,这些先进的封装实际上可能是成本最低的选择。
    12-05 11:10 410次阅读

    智原推出2.5D/3D先进封装服务, 无缝整合小芯片

    (Interposer)制造服务以连接小芯片(Chiplets),并与一流的晶圆代工厂和测试封装供货商紧密合作,确保产能、良率、质量、可靠性和生产进度,从而实现多源小芯片的无缝整合,进而保证项目的成功。 智原不仅专注于
    11-20 18:35 330次阅读

    三星2024年将推出先进3D芯片封装技术SAINT

    三星计划在2024年先进3D芯片封装技术SAINT(Samsung Advanced Interconnection Technology,三星高级互连
    11-15 11:09 1241次阅读

    Chiplet主流封装技术都有哪些?

    不同的连接技术把它们拼装在一起,以实现更高效和更高性能芯片设计。本文将会详尽、详实、细致地介绍Chiplet主流的封装技术。 1. 面向异
    09-28 16:41 1637次阅读

    2.5D封装应力翘曲设计过程

    本文通过测试、仿真分析了影响2.5DCoWoS翘曲、应力、可靠性的因素:real/dummyHBM、interposer 厚度、C4 bump高度。对2.5Dpackage的设计非常有指导意义。
    09-07 12:22 1494次阅读

    3D封装结构与2.5D封装有何不同?3DIC封装主流产品介绍

    2.5D封装3DIC封装都是新兴的半导体封装技术,它们都可以实现
    08-01 10:07 3425次阅读

    Arm社区

    专栏
    56文章3.8w阅读0粉丝2点赞

    推荐专栏

    更多